pcb设计既等长,为何不等时(1)

来源:一博自媒体 时间:2015-11-27 类别:微信自媒体

作者:王锐      一博科技高速先生团队成员

 

"时序"话题继续殴,说好的围殴一个话题,要殴?#22242;顾?#20010;精神抖擞,?#39038;?#20010;四脚朝天,殴到大家爽为止……

相信大?#19968;?#26377;印象,在文章《PCB设计的十大误区 - 绕不完的等长4》末尾,提出的问题是:?#24515;?#20123;因素会导致实现了等长设计,却没有等时?高速先生把大家的观点综?#29616;?#21518;给出了评论,其中影响较大的因素?#22411;?#32452;不同层、过密的蛇形绕线、跨分割、玻纤效应、封装长度等。

对很多?#20449;?#26681;问底精神的网友来说,读到这里大概就会产生这样一个疑问:高速先生,那这些因素对信号传输延时到底有多大的影响呢?求明示…





针?#28304;?#38382;题,高速先生模拟了下?#24418;?#31181;情况来进行?#21592;齲?#20116;种情况分别是:




1.Reference(6inch 50ohm的微带线

2.Via(6inch 50ohm的微带线,中间有一个表层到底层的换层孔,过孔长1mm)

3.Serpentine_1x(6inch 50ohm的微带线,其中有500mil蛇形线,蛇形线间距为1倍线宽)





4.Moat(6inch 50ohm的微带线,微带线横跨一个50mil的分割线)





5. Serpentine_3x(6inch 50ohm的微带线,其中有500mil蛇形线,蛇形线间距为3倍线宽)





直接看仿真结果:




Via与Reference的时?#30828;睿簃4-m3=11ps

Serpentine_1x与Reference的时?#30828;睿簃1-m3=-10ps

Moat与Reference的时?#30828;睿簃5-m3=14ps

Serpentine_3x与Reference的时?#30828;睿簃2-m3=-2ps

当我们还在为5mil,10mil的长度差异而苦苦绕等长时,10ps、20ps的时?#30828;?#24322;?#35757;?#36824;不能引起我们的足够重视吗?!

预知后事如何 且听下回分解。下期将分享:为什么会出现此类时?#30828;?#24322;

 

上一篇:论层叠设计的重要性下一篇:cadence等长规则设置

文章标签

案例分享 Cadence等长差分层叠设计串扰 串行 DDR | DDR3DFM 电阻电源Fly ByEMC反射高速板材 HDIIPC-D-356APCB设计误区PCB设计技巧 SERDES与CDR S?#38382;?/a> 时序射频 拓扑和端接 微带线 信号传输 Allegro 17.2 小工具 阻抗


线路板生产

热门文章

彩票站如何合买彩票
正在视频直播nba老鹰vs湖人 武汉麻将约战 微乐江西麻将必赢软件 糖果大陆走势图 腾讯热血传奇平民职业 九游迷你世界怎么没了 舞线登陆 吉林十一选五开奖 捕鱼大亨游戏机 杭州麻将飘财图解 古墓丽影援彩金 御龙在天手游花钱吗 奇迹觉醒战士装备进阶 亚冠申花悉尼fc直播 七星彩走势图宝贝 重庆时时彩计划网